×

e5500 cpu参数 cpu

英特尔奔腾e5500 这个cpu怎么样 搭配n卡什么型号最合适 最均衡?cpu处理器排名

admin admin 发表于2022-04-29 20:02:31 浏览114 评论0

抢沙发发表评论

英特尔奔腾e5500这个cpu怎么样搭配n卡什么型号最合适最均衡

很古老的处理器,性能完全跟不上潮流了,不推荐使用这款处理器,建议选择主流的I3/I5/I7处理器,这款处理器参数如下:

  1. 适用类型:台式机

  2. CPU系列:奔腾双核

  3. CPU主频:2.8GHz

  4. 插槽类型:LGA775

  5. 针脚数目:775pin

  6. 核心数量:双核心

  7. 线程数:双线程

cpu处理器排名

intel为了降低成本,将一个CPU衍生出多种不同型号,的却让人看的眼花缭乱,尤其是T2XXX,竟有十一个多型号:酷睿双核T2500T2400T2450T2300T2300ET2250T2350T2050【已基本停产】奔腾双核T2130T2080T2060,以及现在比较新的T2310,比较如下:T2500,T2400,T2300,T2450,T2300E,T2050,T2060首先,尾号为T2X00的,前端总线都为667MHz,二级缓存都为2M,只是主频不同,T2500主频为2.0GHz,T2400主频为1.83GHz,T2300主频为1.66GHz,其他型号都可看作是它们的衍生。T2450与T2500相比,T2350与T2400相比,T2250和T2050与T2300相比,二级缓存都为2M,前端总线由667MHz降至533MHz,主频略有差异(T2450与T2500相同,T2350为1.86GHz,T2250为1.73GHz,T2050为1.60GHz)。T2300E与T2300相比取消了VT即虚拟化技术,而T2050与T2300E相比则又将前端总线由667MHz降至533MHz,可以看作T2300的“阉割版”。奔腾双核T2060处理器的主频和FSB与T2050相同,同样是1.6GHz和533MHz。而只有二级缓存差别较大,在二级缓存上,T2060正好是T2050的一半,仅为1MB,这也就是“再一次阉割”。T2300-取消VT=T2300E-前端总线降至533=T2050-二级缓存降为1MB=T2060T2350,T2130同样奔腾双核T2130则可看成是酷睿双核T2350再次的阉割版,主频同为1.86GHz,前端总线也都为533MHz,而二级缓存则又降为1MB。T2250,T2080奔腾双核T2080看成是酷睿双核T2250的阉割版,除了在二级缓存上降成了1M,主频以及前端系统总线都与T2250相同分别为1.73GHz,533MHz。酷睿2(双核)命名为7X00(单数为新酷睿2核心,即迅4的CPU),5X00,5X50(新酷睿2核心),比如:7100,5500,5200;酷睿(双核)命名为2X00,2X50,比如:2050,2300;奔腾(双核)命名规则为:32位的2060,2080(以双数+0结尾的)/以及现在升级为64位的2310系列【大概可以称为奔腾二代吧】相差主要是酷睿2(双核)和奔腾二代是64位的,酷睿和奔腾一代是32位的。酷睿2(双核)里的5X00是7X00(双数)的缓存阉割版,5X50是7X00(单数)的缓存阉割版,5200,5300是5500等基础上进一步的阉割FSB的版本:7X00(单数,7100,7300...)是800MHZFSB,4MB二级缓存,7X00(双数,7200,7400...)是667MHZFSB,4MB二级缓存,5X50(5550,5650)是800MHZFSB,2MB二级缓存,5X00(5500,5600)是667MHZFSB,2MB二级缓存,5X00(5200,5300)是533MHZFSB,2MB二级缓存,同理,酷睿(双核)2X50是2X00的FSB阉割版,奔腾(双核)是酷睿(双核)2X50的缓存阉割版:2X00是667MHZFSB,2MB二级缓存,2X50是533MHZFSB,2MB二级缓存,奔腾(双核)二级缓存只有1MB,FSB只有533MHZ。一般来说,现在intel的酷睿系列直接面对的中高端机器,宁可出新品种降低成本和运算能力,也不压低酷睿的价格。

CPU排行榜

2021-CPU性能排行,参考图如下:

这次的CPU性价比天梯图分为了单核和多核。游戏党建议看单核天梯,专业党建议看多核天梯。单核心CPU性价比最高的为R3-3300X,多核心CPU性价比最高的为R7-2700X。

CPU的工作原理:

冯诺依曼体系结构是现代计算机的基础。在该体系结构下,程序和数据统一存储,指令和数据需要从同一存储空间存取,经由同一总线传输,无法重叠执行。根据冯诺依曼体系,CPU的工作分为以下5个阶段:取指令阶段、指令译码阶段、执行指令阶段、访存取数和结果写回。-CPU

取指令(IF,instructionfetch),即将一条指令从主存储器中取到指令寄存器的过程。程序计数器中的数值,用来指示当前指令在主存中的位置。当一条指令被取出后,PC中的数值将根据指令字长度自动递增。-cpu

指令译码阶段(ID,instructiondecode),取出指令后,指令译码器按照预定的指令格式,对取回的指令进行拆分和解释,识别区分出不同的指令类别以及各种获取操作数的方法。现代CISC处理器会将拆分已提高并行率和效率。-CPU

执行指令阶段(EX,execute),具体实现指令的功能。CPU的不同部分被连接起来,以执行所需的操作。

访存取数阶段(MEM,memory),根据指令需要访问主存、读取操作数,CPU得到操作数在主存中的地址,并从主存中读取该操作数用于运算。部分指令不需要访问主存,则可以跳过该阶段。

结果写回阶段(WB,writeback),作为最后一个阶段,结果写回阶段把执行指令阶段的运行结果数据“写回”到某种存储形式。结果数据一般会被写到CPU的内部寄存器中,以便被后续的指令快速地存取;许多指令还会改变程序状态字寄存器中标志位的状态,这些标志位标识着不同的操作结果,可被用来影响程序的动作。-cpu

在指令执行完毕、结果数据写回之后,若无意外事件(如结果溢出等)发生,计算机就从程序计数器中取得下一条指令地址,开始新一轮的循环,下一个指令周期将顺序取出下一条指令。

以上内容参考:Intel官网-CPU

以上内容参考:AMD官网-CPU